آنالیز و طراحی مبدل آنالوگ به دیجیتال تقریب متوالی (sar) با سرعت و دقت بالا و توان مصرفی پایین
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی
- نویسنده سمانه بابایان مشهدی
- استاد راهنما رضا لطفی
- سال انتشار 1392
چکیده
امروزه با افزایش کارایی پردازنده های سیگنال دیجیتال در پردازش پرسرعت اطلاعات، تقاضا برای مبدل های آنالوگ به دیجیتال با سرعت های بالا و دقت های بالاتر افزایش یافته است. از میان ساختارهای مختلف مبدل های آنالوگ به دیجیتال، مبدل تقریب متوالی (sa-adc) با استفاده از حداقل عناصر فعال به طور گسترده در کاربردهایی با توان مصرفی پایین مورد استفاده قرار می گیرد. در این رساله روش های نوینی در جهت افزایش سرعت عملکرد مبدل تقریب متوالی با دقت بالا و با هدف کاهش توان مصرفی ارائه شده است. پس از بررسی عوامل اصلی محدود کننده سرعت عملکرد مبدل و مطالعه روش های ارائه شده در سال های اخیر، در ابتدا برای اولین بار آنالیز جامعی بر روی زمان تأخیر مقایسه گر های دینامیکی ارائه شد و پارامترهای موثر در زمان تأخیر مقایسه گر مورد بررسی قرار گرفت. سپس بر اساس نتایج حاصله یک ساختار جدید با سرعت عملکرد بالاتر و توان مصرفی کمتر ارائه شد. همچنین جهت بهینه سازی طراحی مقایسه گرهای دینامیکی (با توجه به ماهیت غیرخطی و متغیر با زمان بودن مقایسه گر) بر اساس مدل پیوسته و متغیر بازمان ترانزیستور رابطه بسته ای برای توان مصرفی دینامیکی مقایسه گر استخراج شد که به طراحان این امکان را می دهد که با در اختیار داشتن روابط حاصله از آنالیز فوق و آنالیز زمان تآخیر طراحی بهینه ای را ارائه دهند. در ادامه با توجه به نقش موثر مقایسه گر در دقت مبدل، ضمن بررسی کلیه روش های موجود در حذف آفست مقایسه گر و مزایا و معایب هر یک، روش نوینی بر پایه کالیبراسیون آنالوگ و با استفاده از تنظیم پیوسته ولتاژ بدنه ترانزیستورهای ورودی، جهت حذف ولتاژ آفست مقایسه گر ارائه گردید. این روش نسبت به همتای کالیبراسیون دیجیتالی خود از دقت بیشتری برخوردار می باشد. نتایج شبیه سازی موثر بودن این روش حذف آفست را تأیید می نمایند. همچنین با توجه به نقش قابل ملاحظه زیرمبدل دیجیتال به آنالوگ (dac) در زمان تبدیل و البته توان مصرفی مبدل، روش سوئیچ زنی جدیدی ارائه شد که منجر به صرفه جویی 96 درصدی در مصرف انرژی سوئیچ زنی و همچنین کاهش 75 درصدی سایز آرایه خازنی و لذا بهبود زمان نشست می گردد. در نهایت با بهره گیری از دستاوردهای این رساله یک مبدل تقریب متوالی 10 بیتی با فرکانس نمونه برداری ms/s 68 در تکنولوژی cmos µm 18/0 (v8/1vdd=) طراحی شده و تا مرحله شبیه سازی پس از جانمایی پیش رفته است. نتایج شبیه سازی نشان می دهد که مقدار توان مصرفی و میزان کل اعوجاج هارمونیکی (thd) مبدل در فرکانس نمونه برداری mhz 68 و فرکانس سینوسی ورودی mhz14 به ترتیب mw 27/1 و db 1/56- می باشند. لذا معیار شایستگی میزان انرژی مصرفی در هر تبدیل مبدل fj/conv.-step 36 خواهد بود. از این مبدل می توان در بسیاری از کاربردها نظیر گیرنده های تلویزیون های دیجیتال به عنوان رقیب جدی برای مبدل پایپ لاین بهره برد.
منابع مشابه
طراحی مبدل آنالوگ به دیجیتال تقریب متوالی سرعت بالا
در این پایان نامه یک مبدل آنالوگ به دیجیتال نرخ نایکوئیست تقریب متوالی 7 بیت با سرعت نمونه برداری 3 گیگا نمونه برثانیه در تکنولوژی 0.18 um cmos ارائه می شود. این مبدل با استفاده از موازی کردن ۱۵مبدل تقریب متوالی طراحی شده است. در مبدل های هر یک از کانال ها از اطلاعات زمانی مقایسه گر ولتاژ برای افزایش سرعت استفاده شده که باعث افزایش 1.6 برابری سرعت آنها گردیده است. همچنین ساختار شبه c-2c بهبود ی...
15 صفحه اولمقایسه تأثیر وضعیت طاق باز و دمر بر وضعیت تنفسی نوزادان نارس مبتلا به سندرم دیسترس تنفسی حاد تحت درمان با پروتکل Insure
کچ ی هد پ ی ش مز ی هن ه و فد : ساسا د مردنس رد نامرد ي سفنت سرتس ي ظنت نادازون داح ي سکا لدابت م ي و نژ د ي سکا ي د هدوب نبرک تسا طسوت هک کبس اـه ي ناـمرد ي فلتخم ي هلمجزا لکتورپ INSURE ماجنا م ي دوش ا اذل . ي هعلاطم ن فدهاب اقم ي هس عضو ي ت اه ي ندب ي عضو رب رمد و زاب قاط ي سفنت ت ي هـب لاتـبم سراـن نادازون ردنس د م ي سفنت سرتس ي لکتورپ اب نامرد تحت داح INSURE ماجنا درگ ...
متن کاملطراحی مبدل آنالوگ به دیجیتال sar باتوان مصرفی بسیار پایین برای آشکارساز توان سیگنال دریافتی
در هر فرستنده گیرنده wsn چندین بلوک مبدل آنالوگ به دیجیتال وجود داردکه یکی از این مبدل¬ها، برای آشکارسازی توان سیگنال دریافتی به کار می¬رود. با توجه به پایین بودن فرکانس کاری این بخش، می¬توان از مبدل آنالوگ به دیجیتال با ساختار sar استفاده کرد. همچنین این مبدل به دلیل جایگزین کردن مقایسه کننده به جای تقویت کننده در ساختار خود، توان مصرفی خیلی پایینی دارد.در این پژوهش با شبیه سازی الگوریتم سوئچی...
طراحی بلوک مقایسه کننده یک مبدل آنالوگ به دیجیتال sar با توان مصرفی پایین برای شبکه های حسگر بی سیم
در حالی که بسیاری از سنسورها به طور مستقیم به کنترل کننده ها و ایستگاه های پردازنده وصل می شوند(به طور مثال با استفاده از شبکه های محلی)تعداد فزاینده ای از سنسورها اطلاعات جمع آوری شده را بصورت بی سیم به یک ایستگاه پردازنده مرکزی می فرستند.این نکته از آن جا حایز اهمیت است که بسیاری از کاربرد های شبکه ای به صدها و هزاران گره سنسوری نیازمند است که اغلب در مناطق دوردست و غیرقابل دسترس هستند.بنابرا...
15 صفحه اولطراحی و شبیهسازی مبدل آنالوگ به دیجیتال لولهای مبتنی بر مقایسهگر ولتاژ پایین
در این مقاله، یک مبدل آنالوگ به دیجیتال لولهای مبتنی بر مقایسهگر ولتاژ پایین طراحی شده است. حذف تقویتکننده و جایگزین کردن آن بهوسیله یک مقایسهگر و منبع جریان تأثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکننده بهره خازنی بهعنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. بهدلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از...
متن کاملطراحی مبدل سریال به موازی با سرعت بالا و توان پایین برای پردازنده FFT 8 نقطه ای آنالوگ به منظور مقابله با اختلال در گیرنده GPS
در این مقاله یک بلوک مبدل سریال به موازی یک پردازنده FFT 8 نقطهای با استفاده از تکنولوژیum CMOS 13/0 ارائه شده است. بهدلیل مزیتهای بسیار مدارهای حالت جریان نسبت به مدارهای حالت ولتاژ، در این طراحی سعی شده است که از این گونه مدارها استفاده شود. بنابراین در این بلوک ابتدا باید ولتاژ ورودی را به جریان تبدیل نمود و سپس برای موازی کردن نمونهها از مدار نمونهبردار جریانی استفاده کرد. به منظور قرا...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023